Globalization concept

TMS320LF2407APGEA ACTIVE DSP de 16 bits, 40 MHz, flaix de 32 kw, 144 pins

TMS320LF2407APGEA ACTIVE DSP de 16 bits, 40 MHz, flaix de 32 kw, 144 pins

Descripció breu:

TMS320LF2407APGEA
ACTIU
DSP de 16 bits, 40 MHz, flaix de 32 kw, 144 pins


Detall del producte

Recerca

Etiquetes de producte

Característiques del TMS320LF2407A

Tecnologia CMOS estàtica d'alt rendiment

Temps de cicle d'instruccions de 25 ns (40 MHz)

Rendiment de 40 MIPS
Disseny de 3,3 V de baixa potència
Basat en TMS320C2xx DSP CPU Core
Codi compatible amb F243/F241/C242
Conjunt d'instruccions i mòdul compatible amb F240
Opcions de dispositiu Flash (LF) i ROM (LC).
LF240xA: LF2407A, LF2406A, LF2403A, LF2402A
LC240xA: LC2406A, LC2404A, LC2403A, LC2402A
Memòria en xip
Fins a 32.000 paraules x 16 bits de Flash EEPROM (4 sectors) o ROM
Funció programable de "Seguretat de codi" per al Flash/ROM On-Chip
Fins a 2,5 mil paraules x 16 bits de memòria RAM de dades/programa

544 paraules de RAM de doble accés

Fins a 2K paraules de RAM d'accés únic
ROM d'arrencada (dispositius LF240xA)
Carregador d'arrencada SCI/SPI
Fins a dos mòduls de gestor d'esdeveniments (EV) (EVA i EVB), cadascun inclou:
Dos temporitzadors d'ús general de 16 bits
Vuit canals de modulació d'amplada de pols (PWM) de 16 bits que permeten:
Control d'inversor trifàsic
Alineació central o de vora dels canals PWM
Tancament d'emergència del canal PWM amb pin PDPINTx extern
La banda morta programable (temps mort) impedeix falles de tir
Tres unitats de captura per a l'estampació de temps d'esdeveniments externs
Qualificador d'entrada per seleccionar pins
Circuit de la interfície del codificador de posició al xip
Conversió sincronitzada d'A a D
Dissenyat per a inducció de CA, BLDC, reluctància commutada i control de motor pas a pas
Aplicable per al control de múltiples motors i/o convertidors
Interfície de memòria externa (LF2407A)
192.000 paraules x 16 bits de memòria total: 64.000 programa, 64.000 dades, 64.000 E/S
Mòdul de temporitzador Watchdog (WD).
Convertidor d'analògic a digital (ADC) de 10 bits
8 o 16 canals d'entrada multiplexats
Temps de conversió MIN de 500 ns
Seqüenciadors bessons de 8 estats seleccionables activats per dos gestors d'esdeveniments
Mòdul de xarxa d'àrea del controlador (CAN) 2.0B (LF2407A, 2406A, 2403A)
Interfície de comunicacions en sèrie (SCI)
Interfície perifèrica sèrie (SPI) de 16 bits (LF2407A, 2406A, LC2404A, 2403A)
Generació de rellotges basada en Phase-Locked-Loop (PLL).
Fins a 40 pins d'entrada/sortida de propòsit general (GPIO) multiplexats i programables individualment
Fins a cinc interrupcions externes (protecció de la unitat d'alimentació, restabliment, dues interrupcions emmascarables)
Gestió d'energia:
Tres modes d'apagada
Capacitat d'apagar cada perifèric de manera independent
Emulació basada en escaneig en temps real compatible amb JTAG, estàndard IEEE 1149.1 (JTAG)
Les eines de desenvolupament inclouen:
Texas Instruments (TI) ANSI C Compiler, Assembler/Linker i Code Composer Studio™;Depurador
Mòduls d'avaluació
Auto-emulació basada en escaneig (XDS510™;)
Suport ampli de control de motor digital de tercers
Opcions del paquet
LQFP PGE de 144 pins (LF2407A)
LQFP PZ de 100 pins (2406A, LC2404A)
PAG TQFP de 64 pins (LF2403A, LC2403A, LC2402A)
PG QFP de 64 pins (2402A)
Opcions de temperatura ampliades (A i S)
A: -40 °C a 85 °C
S: -40 °C a 125 °C

Code Composer Studio i XDS510 són marques comercials de Texas Instruments.

Altres marques comercials són propietat dels seus respectius propietaris.

Estàndard IEEE 1149.1-1990, Port d'accés de prova estàndard IEEE

TMS320C24x, TMS320C2000, TMS320 i C24x són marques comercials de Texas Instruments.

Descripció del TMS320LF2407A

Els dispositius TMS320LF240xA i TMS320LC240xA, nous membres del TMS320C24x™;generació de controladors de processador de senyal digital (DSP), formen part del TMS320C2000™;plataforma de DSP de punt fix.Els dispositius 240xA ofereixen el TMS320™ millorat;Disseny arquitectònic DSP de la CPU del nucli C2xx per a capacitats de processament de baix cost, de baix consum i d'alt rendiment.S'han integrat diversos perifèrics avançats, optimitzats per a aplicacions de control de moviment i motor digital, per proporcionar un veritable controlador DSP d'un sol xip.Tot i que el codi és compatible amb el C24x™ existent;Dispositius controladors DSP, el 240xA ofereix un major rendiment de processament (40 MIPS) i un major nivell d'integració de perifèrics.Consulteu la secció Resum del dispositiu TMS320x240xA per obtenir les funcions específiques del dispositiu.

La generació 240xA ofereix una varietat de mides de memòria i diferents perifèrics adaptats per satisfer els punts específics de preu/rendiment requerits per diverses aplicacions.Els dispositius flash de fins a 32.000 paraules ofereixen una solució reprogramable rendible per a la producció en volum.Els dispositius 240xA ofereixen una funció de "seguretat del codi" basada en contrasenya que és útil per evitar la duplicació no autoritzada del codi propietari emmagatzemat al Flash/ROM integrat.Tingueu en compte que els dispositius basats en Flash contenen una ROM d'arrencada de 256 paraules per facilitar la programació en circuit.La família 240xA també inclou dispositius ROM que són totalment compatibles pin-to-pin amb els seus homòlegs Flash.

Tots els dispositius 240xA ofereixen almenys un mòdul de gestor d'esdeveniments que s'ha optimitzat per a aplicacions de control de motor digital i conversió de potència.Les capacitats d'aquest mòdul inclouen la generació de PWM alineats al centre i/o a les vores, banda morta programable per evitar errors de llançament i conversió sincronitzada d'analògic a digital.Els dispositius amb gestors d'esdeveniments duals permeten el control de múltiples motors i/o convertidors amb un únic controlador DSP de 240xA.Els pins EV seleccionats s'han proporcionat amb un circuit de "qualificador d'entrada", que minimitza l'activació inadvertida de pins per fallades.

El convertidor analògic a digital (ADC) de 10 bits d'alt rendiment té un temps de conversió mínim de 375 ns i ofereix fins a 16 canals d'entrada analògica.La capacitat de seqüenciació automàtica de l'ADC permet que es produeixin un màxim de 16 conversions en una única sessió de conversió sense cap sobrecàrrega de la CPU.

Una interfície de comunicacions en sèrie (SCI) està integrada a tots els dispositius per proporcionar comunicació asíncrona amb altres dispositius del sistema.Per als sistemes que requereixen interfícies de comunicació addicionals, els 2407A, 2406A, 2404A i 2403A ofereixen una interfície perifèrica sèrie síncrona (SPI) de 16 bits.Els 2407A, 2406A i 2403A ofereixen un mòdul de comunicacions de xarxa d'àrea de controlador (CAN) que compleix les especificacions 2.0B.Per maximitzar la flexibilitat del dispositiu, els pins funcionals també es poden configurar com a entrades/sortides de propòsit general (GPIO).

Per racionalitzar el temps de desenvolupament, s'ha integrat l'emulació basada en escaneig compatible amb JTAG a tots els dispositius.Això proporciona les capacitats en temps real no intrusives necessàries per depurar els sistemes de control digital.Un conjunt complet d'eines de generació de codi des de compiladors C fins a l'estàndard de la indústria Code Composer Studio™;el depurador dóna suport a aquesta família.Nombrosos desenvolupadors de tercers no només ofereixen eines de desenvolupament a nivell de dispositiu, sinó també suport de disseny i desenvolupament a nivell de sistema.


  • Anterior:
  • Pròxim:

  • 1. Qui és el personal del vostre departament d'R+D?Quines són les teves qualificacions?

    -Director d'R + D: formular el pla d'R + D a llarg termini de l'empresa i comprendre la direcció de la recerca i el desenvolupament;Guiar i supervisar el departament d'R+D per implementar l'estratègia d'R+D de l'empresa i el pla anual d'R+D;Controlar el progrés del desenvolupament del producte i ajustar el pla;Establir un excel·lent equip d'investigació i desenvolupament de productes, auditoria i formació de personal tècnic relacionat.

    Responsable d'R + D: elaborar un pla d'R + D de nou producte i demostrar la viabilitat del pla;Supervisar i gestionar el progrés i la qualitat del treball de R+D;Investiga el desenvolupament de nous productes i proposa solucions efectives segons els requisits del client en diferents àmbits

    Personal d'R+D: recopilar i ordenar dades clau;Programació d'ordinador;Realització d'experiments, proves i anàlisis;Preparar materials i equips per a experiments, assaigs i anàlisis;Registrar dades de mesura, fer càlculs i preparar gràfics;Realitzar enquestes estadístiques

     

    2. Quina és la teva idea de recerca i desenvolupament de productes?

    - Concepció i selecció del producte Concepte i avaluació del producte Definició del producte i disseny del pla del projecte i desenvolupament de la prova i validació del producte llançament al mercat

    Escriu el teu missatge aquí i envia'ns-ho

    Productes relacionats